9/24/2009
修士2年のBen Davlinが9月15日、ギリシャで行われたESSCIRCで発表しました。 表題「647 MHz, 0.642pJ/Block/Cycle 65nm Self Synchronous FPGA」