D3のMai Khanh, D1のBen Devlin, M2の程がASP-DACで発表
1/26/2011
博士3年のNguyen Ngoc Mai Khanh、D1のBen Devlin, M2の程 在鉉が横浜にて行われたアジア南太平洋設計自動化会議にて発表しました。
表題:「A Fully Integrated Shock Wave Transmitter with an On-Chipi Dipole Antenna for Pulse Beam-Formability in 0.18-μm CMOS」(Khanh)
表題:「A Gate-level Pipelined 2.97GHz Self Synchronous FPGA in 65nm CMOS」(Ben)
表題:「All-Digital PMOS and NMOS Process Variability Monitor Utilizing Buffer Ring with Pulse Counter」(程)